Le modèle flot de données appliqué à la synthèse haut-niveau sur FPGA

Le modèle flot de données appliqué à la synthèse haut-niveau sur FPGA

Application aux systèmes d’apprentissage supervisés pour le traitement d’images sur caméra intelligente

Editions universitaires europeennes ( 14.03.2016 )

€ 45,90

Acheter à la boutique MoreBooks!

La synthèse de haut niveau (HLS) est un domaine de recherche qui vise à automatiser le passage de la description d’un algorithme à une représentation au niveau registre de celui-ci en vue de son implantation sur un circuit numérique. Si le problème reste à ce jour largement ouvert pour des algorithmes quelconques, des solutions ont commencé à voir le jour au sein de domaines spécifiques. Cette ouvrage traite de l’applicabilité du modèle flot de données au problème de la synthèse haut niveau dans le domaine du traitement d’images à travers deux exemples d’implantation d’applications de vision sur FPGA. Les applications, issues du domaine de l’apprentissage supervisé sont un système de classification à bases de machines à vecteurs supports (SVM) et un système de reconnaissance exploitant un réseau de neurones convolutionnels (CNN). Dans les deux cas, on étudie les problématiques posées par la reformulation, au sein du modèle flot de données, des structures de données et algorithmes associés ainsi que l’impact de cette reformulation sur l’efficacité des implémentations résultantes. Les expérimentations sont menées avec CAPH, un outil de HLS exploitant le modèle flot de données

Détails du livre:

ISBN-13:

978-3-639-50217-6

ISBN-10:

3639502175

EAN:

9783639502176

Langue du Livre:

Français

By (author) :

Cédric Bourrasset

Nombre de pages:

228

Publié le:

14.03.2016

Catégorie:

Informatics