Editions universitaires europeennes ( 15.06.2011 )
€ 49,00
Les interconnexions à bus central représentent le principal goulot d'étranglement au niveau architectural dans la gestion des communications entre les processeurs, les mémoires et les périphériques. Le micro-réseau SPIN est une réponse à ce défi car sa bande passante croît linéairement avec le nombre d'abonnés. Il est constitué de routeurs RSPIN et permet le routage de trafic unidirectionnel ou de type requête/réponse. A vide, le temps de traversée moyen d'un routeur RSPIN est de 2.5 cycles et sa surface est de 0.29 mm2. La conception d'une puce d'évaluation, composée d'un micro-réseau SPIN à 32 ports et de toute la logique nécessaire à sa caractérisation, en collaboration avec STMicroelectronics a permis de déterminer les performances d'un micro- réseau SPIN à 32 ports. Il est composé de 1411136 transistors, tient sur une surface de 4.64 mm2 pour un procédé de fabrication 0.13 μm, et possède une bande passante cumulée pratique d'environ 109 Gbit/s.
Détails du livre: |
|
ISBN-13: |
978-613-1-58068-0 |
ISBN-10: |
6131580685 |
EAN: |
9786131580680 |
Langue du Livre: |
Français |
de (auteur) : |
Adrijean Andriahantenaina |
Nombre de pages: |
124 |
Publié le: |
15.06.2011 |
Catégorie: |
Électronique, Electrotechnique, Technologie des communications |